• <blockquote id="fficu"><optgroup id="fficu"></optgroup></blockquote>

    <table id="fficu"></table>

    <sup id="fficu"></sup>
    <output id="fficu"></output>
    1. 20240703
      關(guān)注中國自動(dòng)化產(chǎn)業(yè)發(fā)展的先行者!
      工業(yè)智能邊緣計算2024年會(huì )
      2024
      2024中國自動(dòng)化產(chǎn)業(yè)年會(huì )
      2023年工業(yè)安全大會(huì )
      OICT公益講堂
      當前位置:首頁(yè) >> 資訊 >> 企業(yè)資訊

      資訊頻道

      Xilinx宣布推出針對OpenCL、C和C++的SDAccel開(kāi)發(fā)環(huán)境,將數據中心的單位功耗性能提高達25倍
      • 廠(chǎng)商:賽靈思公司
      • 點(diǎn)擊數:2186     發(fā)布時(shí)間:2014-11-20 10:51:00
      • 分享到:
      2014年11月18日,中國北京-- All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天在2014國際超算大會(huì )(Super Computing 2014)上宣布推出針對OpenCL、C和C++的SDAccelTM開(kāi)發(fā)環(huán)境,將單位功耗性能提高達25倍,從而利用FPGA實(shí)現數據中心應用加速。
      關(guān)鍵詞:

          完美結合業(yè)界首款架構優(yōu)化編譯器、庫、開(kāi)發(fā)板,在FPGA上首次實(shí)現完全類(lèi)似于CPU/GPU的開(kāi)發(fā)和運行時(shí)間體驗

          2014年11月18日,中國北京-- All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天在2014國際超算大會(huì )(Super Computing 2014)上宣布推出針對OpenCL™、C和C++的SDAccelTM開(kāi)發(fā)環(huán)境,將單位功耗性能提高達25倍,從而利用FPGA實(shí)現數據中心應用加速。SDAccel是賽靈思SDx™系列的最新成員,將業(yè)界首款支持OpenCL、C和C++內核任意組合的架構優(yōu)化編譯器、庫、開(kāi)發(fā)板完美結合在一起,在FPGA上首次實(shí)現了完全類(lèi)似CPU/GPU的開(kāi)發(fā)和運行時(shí)間體驗。

          戴爾公司平臺架構與技術(shù)及CTO 辦公室執行總監Robert Hormuth指出:“基于FPGA的技術(shù)有了新的突破,能支持優(yōu)化的計算應用。在戴爾服務(wù)器部署的過(guò)程中,簡(jiǎn)化編程是決定采用FPGA加速器的關(guān)鍵障礙。。毫無(wú)疑問(wèn),賽靈思開(kāi)辟了一條正確的道路,讓開(kāi)發(fā)人員能夠借助一個(gè)軟件環(huán)境,提高FPGA平臺用戶(hù)的生產(chǎn)力。”

          IBM電源開(kāi)發(fā)副總裁兼OpenPOWER基金會(huì )總裁(IBM vice president of Power Development and OpenPOWER president)Brad McCredie表示:“IBM高度贊賞賽靈思致力于實(shí)現其FPGA軟件可編程性這一發(fā)展方向。利用C、C++和OpenCL創(chuàng )建優(yōu)化型FPGA加速器的高度靈活性和可靠的結果質(zhì)量,能提升IBM為客戶(hù)帶來(lái)更大價(jià)值的能力。IBM堅信OpenCL對提高生產(chǎn)力大有裨益,同時(shí)我們正在與賽靈思展開(kāi)緊密合作,將該技術(shù)應用到我們的OpenPOWER產(chǎn)品設計中。”

          首款針對OpenCL、C和C++的架構優(yōu)化編譯器

          SDAccel的架構優(yōu)化編譯器相對CPU或GPU,單位功耗性能提高達25倍,相對其它FPGA解決方案,性能和資源效率提高3倍。SDAccel采用了已被1,000多名程序員廣泛使用的基礎編譯器技術(shù)。SDAccel充分利用該編譯器的功能,使軟件開(kāi)發(fā)人員能夠利用新的或現有的OpenCL、C和C++ 代碼創(chuàng )建高性能加速器,并針對計算搜索、圖像識別、機器學(xué)習、編碼轉換、存儲壓縮和加密等各種數據中心應用中的存儲器、數據流和流水線(xiàn)技術(shù)進(jìn)行了精心優(yōu)化。

          在FPGA上首次實(shí)現完全類(lèi)似CPU/GPU的開(kāi)發(fā)體驗

          借助SDAccel,開(kāi)發(fā)人員能夠使用其熟悉的工作流程優(yōu)化應用,而且即便之前沒(méi)有FPGA使用經(jīng)驗,也能受益于FPGA平臺的優(yōu)勢。集成設計環(huán)境(IDE)不僅可提供編碼模板和軟件庫,而且還能對各種開(kāi)發(fā)目標進(jìn)行編譯、調試和特性分析,如在X86平臺上仿真、使用快速仿真進(jìn)行性能驗證以及在FPGA處理器上進(jìn)行本地執行等。IDE可在數據中心用FPGA平臺上執行應用。該平臺配套提供面向所有支持開(kāi)發(fā)目標的自動(dòng)儀器插入功能。此外,SDAccel還經(jīng)過(guò)精心設計,使CPU/GPU開(kāi)發(fā)人員能夠輕松將其應用遷移到FPGA上,同時(shí)還可在他們熟悉的工作流程中維護和復用OpenCL、C和C++代碼。

          綜合全面的SDAccel環(huán)境包括編程器用IDE、基于C語(yǔ)言的FPGA優(yōu)化庫,以及數據中心用現成商用(COTS)平臺。

          SDAccel庫包括用于高性能低功耗實(shí)現方案的內置OpenCL函數、DSP、視頻以及線(xiàn)性代數庫。針對特定領(lǐng)域加速,賽靈思聯(lián)盟合作成員Auviz Systems提供了精心優(yōu)化的OpenCV和BLAS OpenCL兼容型軟件庫。原有的COTS成員包括Alpha Data、Convey、Pico Computing,預計2015年年初還將增加更多成員。

          在FPGA上首次實(shí)現完全與CPU/GPU的運行時(shí)間體驗

          只有SDAccel能夠支持帶有多個(gè)程序和類(lèi)似CPU / GPU按需可加載計算單元的應用。與CPU/GPU類(lèi)似,SDAccel對于FPGA解決方案的獨特之處,在于能夠保持程序轉換過(guò)程中的系統正常工作。SDAccel是業(yè)界唯一能夠創(chuàng )建可在應用運行過(guò)程中加載新加速器內核的FPGA計算單元的環(huán)境。 在整個(gè)應用執行過(guò)程中,存儲器、以太網(wǎng)、PCIe®和性能監控器等關(guān)鍵系統接口和功能均保持工作狀態(tài)。即時(shí)可重配置的計算單元可讓多個(gè)應用共享FPGA加速器。例如通過(guò)對運行系統編程,可支持圖像搜索、視頻轉碼和圖像處理之間的切換。

          供貨情況

          賽靈思在美國新奧爾良市舉行的2014國際超算大會(huì )上實(shí)時(shí)演示了SDAccel產(chǎn)品。如需了解更多SDAccel早期試用版的功能,敬請聯(lián)系本地的銷(xiāo)售代表。如欲了解更多詳情,敬請訪(fǎng)問(wèn):china.xilinx.com/sdaccel。

          該產(chǎn)品基于已發(fā)布的Khronos規范,有望通過(guò)Khronos一致性測試過(guò)程。如欲了解有關(guān)當前的一致性測試狀態(tài),敬請訪(fǎng)問(wèn):www.khronos.org/conformance。

          關(guān)于SDx

          SDx是面向系統和軟件工程師的一系列開(kāi)發(fā)環(huán)境。SDx讓具備較少甚至沒(méi)有FPGA專(zhuān)業(yè)知識的開(kāi)發(fā)人員也能夠利用高級編程語(yǔ)言充分發(fā)揮可編程硬件和業(yè)界標準處理器的功能優(yōu)勢。如欲了解更多詳情,敬請訪(fǎng)問(wèn):www.xilinx.com/sdx。

          2014 年11月18日–客戶(hù)證言

          Xilinx宣布推出針對OpnCL、C和 C++的SDAccel開(kāi)發(fā)環(huán)境,將數據中心的單位功耗性能提高達25倍

          戴爾公司平臺架構與技術(shù)及CTO 辦公室執行總監Robert Hormuth指出:“基于FPGA的技術(shù)有了新的突破,能支持優(yōu)化的計算應用。在戴爾服務(wù)器部署的過(guò)程中,簡(jiǎn)化編程是決定采用FPGA加速器的關(guān)鍵障礙。。毫無(wú)疑問(wèn),賽靈思開(kāi)辟了一條正確的道路,讓開(kāi)發(fā)人員能夠借助一個(gè)軟件環(huán)境,提高FPGA平臺用戶(hù)的生產(chǎn)力。”

          IBM電源開(kāi)發(fā)副總裁兼OpenPOWER基金會(huì )總裁(IBM vice president of Power Development and OpenPOWER president)Brad McCredie表示:“IBM高度贊賞賽靈思致力于實(shí)現其FPGA軟件可編程性這一發(fā)展方向。利用C、C++和OpenCL創(chuàng )建優(yōu)化型FPGA加速器的高度靈活性和可靠的結果質(zhì)量,能提升IBM為客戶(hù)帶來(lái)更大價(jià)值的能力。IBM堅信OpenCL對提高生產(chǎn)力大有裨益,同時(shí)我們正在與賽靈思展開(kāi)緊密合作,將該技術(shù)應用到我們的OpenPOWER產(chǎn)品設計中。”

          Keysight Technologies公司Keysight 實(shí)驗室副總裁兼總監Steve Newton表示:“作為賽靈思的長(cháng)期客戶(hù),我們對于賽靈思推出SDAccel而帶來(lái)的突破性技術(shù)感到激動(dòng)不已。我們非常期待使用這款產(chǎn)品并讓我們的新一代產(chǎn)品受益于OpenCL異構計算環(huán)境。”

          Alpha Datas的CEO Adam Smith表示:“Alpha Data的高性能、半長(cháng)、半高ADM-PCIE-7V3 Virtex-7 FPGA電路板可為賽靈思面向OpenCL、C和C++的SDAccel開(kāi)發(fā)環(huán)境提供有力支持。SDAccel與我們電路板的完美組合能夠讓OpenCL應用開(kāi)發(fā)人員在數據中心數據處理、系統建模和市場(chǎng)分析等應用中實(shí)現最理想的單位功耗性能。”

          Auviz Systems創(chuàng )始人兼CEO Nagesh Gupta表示:“Auviz Systems面向開(kāi)發(fā)人員提供的基于C語(yǔ)言的FPGA優(yōu)化庫可與賽靈思SDAccel加速開(kāi)發(fā)環(huán)境配合使用。Auviz使用SDAccel架構優(yōu)化編譯器成功創(chuàng )建OpenCV庫,不僅可大幅提高開(kāi)發(fā)人員的生產(chǎn)力,同時(shí)在FPGA上實(shí)現了比CPU和GPU更加出色的性能。”

          Convey Computer Corporation的CEO Bruce Toal表示:“Convey Wolverine協(xié)處理器與賽靈思面向OpenCL、C和C++的SDAccel開(kāi)發(fā)環(huán)境這樣的高級編程工具配合使用,能夠實(shí)現高性能的數據中心應用加速功能?;贔PGA的加速器可減少數據中心部署的系統平臺數量并降低功耗,從而將性?xún)r(jià)比提高到新的水平。”

          Pico Computing的CEO Jalme Cummins表示:“Pico Computing模塊化、高度可擴展、基于FPGA的HPC系統支持賽靈思SDAccel加速開(kāi)發(fā)環(huán)境,能為賽靈思支持的所有器件系列提供最佳性能,堪稱(chēng)從事成像、生物信息學(xué)、聯(lián)網(wǎng)、學(xué)術(shù)和其它高性能計算應用的OpenCL開(kāi)發(fā)人員的理想選擇。”


       

      熱點(diǎn)新聞

      推薦產(chǎn)品

      x
      • 在線(xiàn)反饋
      1.我有以下需求:



      2.詳細的需求:
      姓名:
      單位:
      電話(huà):
      郵件:
      欧美精品欧美人与动人物牲交_日韩乱码人妻无码中文_国产私拍大尺度在线视频_亚洲男人综合久久综合天

    2. <blockquote id="fficu"><optgroup id="fficu"></optgroup></blockquote>

      <table id="fficu"></table>

      <sup id="fficu"></sup>
      <output id="fficu"></output>