• <blockquote id="fficu"><optgroup id="fficu"></optgroup></blockquote>

    <table id="fficu"></table>

    <sup id="fficu"></sup>
    <output id="fficu"></output>
    1. ABB
      關(guān)注中國自動(dòng)化產(chǎn)業(yè)發(fā)展的先行者!
      CAIAC 2025
      2025工業(yè)安全大會(huì )
      OICT公益講堂
      當前位置:首頁(yè) >> 產(chǎn)品 >> 產(chǎn)品詳情

      產(chǎn)品頻道

      具 PLL 的 5 輸出超低抖動(dòng)時(shí)鐘分配器 提供獨特的多芯片輸出同步方法
      • 企業(yè):凌力爾特公司     領(lǐng)域:自動(dòng)化軟件     行業(yè):機床    
      • 點(diǎn)擊數:5340     發(fā)布時(shí)間:2015-01-23 09:19:00
      • 分享到:

          加利福尼亞州米爾皮塔斯 (MILPITAS, CA) – 2015 年 1 月 21 日 – 凌力爾特公司 (Linear Technology Corporation) 推出低相位噪聲整數 N 合成器內核 LTC6950,該產(chǎn)品具超低抖動(dòng)時(shí)鐘分配輸出電路。LTC6950 非常適用于產(chǎn)生和分配具高信噪比 (SNR) 時(shí)鐘數據轉換器必不可少的低抖動(dòng)信號。當數字化或合成高模擬頻率時(shí),保持數據轉換器時(shí)鐘低抖動(dòng)是實(shí)現出色 SNR 水平的基礎。例如,新式電子系統需要用 ADC 直接數字化 RF 和高 IF 信號。憑借 18fsRMS 抖動(dòng) (在 12kHz 至 20MHz 帶寬上),LTC6950 保證這類(lèi)系統可提供最佳性能。

          LTC6950 采用了凌力爾特專(zhuān)有的 EZSyncTM 輸出同步方法,該方法可簡(jiǎn)單、有效地邊沿同步來(lái)自一個(gè)芯片或多個(gè)芯片的多個(gè)輸出。EZSync 同步通過(guò)以寬松的定時(shí)要求確定一個(gè)公共 CMOS 輸入來(lái)對準上升沿。另外,EZSync 同步還可用于在那些啟用了該功能的器件之時(shí)鐘分頻器輸出之間產(chǎn)生可重復和確定的相位關(guān)系。

          LTC6950 內部的鎖相環(huán) (PLL) 因其具有一個(gè) –226dBc/Hz 歸一化帶內相位噪聲層 (或品質(zhì)因數) 和異常低的 –274dBc/Hz 歸一化 1/f 相位噪聲 (其在通過(guò)時(shí)鐘分頻部分時(shí)保持完好無(wú)損) 而大放異彩。這些規格指標確保設計師能夠充分利用被 LTC6950 鎖定的外部振蕩器之良好相位噪聲表現,并提供此類(lèi)器件中最佳的抖動(dòng)性能。

          為了簡(jiǎn)化 LTC6950 的設計過(guò)程,凌力爾特免費提供了 ClockWizardTM仿真及設計工具。使用 ClockWizard GUI 時(shí),點(diǎn)擊一下按鈕,就可找到環(huán)路濾波器組件值,該工具還可準確地預測單個(gè)輸出的相位噪聲和抖動(dòng),從而幫助設計師在設計和調試階段做出正確選擇。ClockWizard 仿真及設計工具可在以下網(wǎng)址下載:www.linear.com/ClockWizard。

          LTC6950 規定在 –40°C 至 105°C 的整個(gè)工作結溫范圍內工作,采用 5mm x 9mm 48 引線(xiàn)塑料 QFN 封裝。LTC6950 的千片批購價(jià)為每片 9.95 美元,已開(kāi)始現貨供應。樣品和演示電路板申請可通過(guò)聯(lián)系凌力爾特當地辦事處查詢(xún)詳情:www.linear.com.cn/product/LTC6950。

      1.4GHz 干凈的時(shí)鐘解決方案



          性能概要:LTC6950
          •低相位噪聲及抖動(dòng)
          •附加抖動(dòng):18fsRMS (12kHz 至 20MHz)
          •附加抖動(dòng):85fsRMS (10Hz 至奈奎斯特頻率)
          •EZSyncTM 多芯片時(shí)鐘邊沿同步
          •具時(shí)鐘指示信號的完整 PLL 內核
          •–226dBc/Hz 歸一化帶內噪聲層
          •–274dBc/Hz 歸一化 1/f 相位噪聲
          •1.4GHz最高 VCO 輸入頻率
          •4 個(gè)獨立和低噪聲 1.4GHz LVPECL 輸出
          •一個(gè) LVDS/CMOS 可配置輸出
          •5 個(gè)可獨立地編程的分壓器 (涵蓋從 1 至 63 的所有整數)
          •5 種可獨立地編程的 VCO 時(shí)鐘周期延遲 (涵蓋從 0 到 63 的所有整數)
          •–40°C 至 105°C 工作結溫范圍

          本文給出的美國報價(jià)僅供預算之用。各地報價(jià)可能因當地關(guān)稅、各種稅款、費用以及匯率不同而有所分別。



       

      熱點(diǎn)新聞

      推薦產(chǎn)品

      x
      • 在線(xiàn)反饋
      1.我有以下需求:



      2.詳細的需求:
      姓名:
      單位:
      電話(huà):
      郵件:
      欧美精品欧美人与动人物牲交_日韩乱码人妻无码中文_国产私拍大尺度在线视频_亚洲男人综合久久综合天

    2. <blockquote id="fficu"><optgroup id="fficu"></optgroup></blockquote>

      <table id="fficu"></table>

      <sup id="fficu"></sup>
      <output id="fficu"></output>