• <blockquote id="fficu"><optgroup id="fficu"></optgroup></blockquote>

    <table id="fficu"></table>

    <sup id="fficu"></sup>
    <output id="fficu"></output>
    1. 20240703
      關(guān)注中國自動(dòng)化產(chǎn)業(yè)發(fā)展的先行者!
      工業(yè)智能邊緣計算2024年會(huì )
      2024
      2024中國自動(dòng)化產(chǎn)業(yè)年會(huì )
      2023年工業(yè)安全大會(huì )
      OICT公益講堂
      當前位置:首頁(yè) >> 案例 >> 案例首頁(yè)

      案例頻道

      電力DCS系統的SOE功能測試裝置設計和實(shí)現
      • 企業(yè):北京廣利核系統工程有限公司     領(lǐng)域:DCS/FCS/SCADA     行業(yè):電力     領(lǐng)域:智能制造    
      • 點(diǎn)擊數:1423     發(fā)布時(shí)間:2021-04-23 15:43:58
      • 分享到:
      電廠(chǎng)DCS的事件順序(SOE)記錄功能用于應對雪崩性故障、報警信息的先后時(shí)間記錄,以便查找故障源頭。通常SOE采集設備多達上百個(gè)通道,且每個(gè)通道都能分辨至少1ms的先后順序。采用測試裝置進(jìn)行測試時(shí),測試裝置的輸出通道應覆蓋所有實(shí)際采集通道,且輸出的信號序列間隔要求小于1ms。目前,行業(yè)上采用定時(shí)器實(shí)現的信號發(fā)生器輸出通道數量有限,使用不夠靈活,且大多是針對分辨率測試的單一功能。本文提出一種基于FPGA技術(shù)實(shí)現的測試裝置,該裝置能夠根據需求靈活部署多達200個(gè)通道的輸出,每個(gè)通道輸出的事件序列時(shí)間都能達到微秒級的步進(jìn)調節,每個(gè)通道都能進(jìn)行頻率、相位、占空比的調制輸出??蓪OE記錄時(shí)間準確性的驗證,還可對DCS的負載、容量、運行壓力、開(kāi)關(guān)電弧干擾等多方面的測試。

      作者:北京廣利核系統工程有限公司 施偉

      摘要:電廠(chǎng)DCS的事件順序(SOE)記錄功能用于應對雪崩性故障、報警信息的先后時(shí)間記錄,以便查找故障源頭。通常SOE采集設備多達上百個(gè)通道,且每個(gè)通道都能分辨至少1ms的先后順序。采用測試裝置進(jìn)行測試時(shí),測試裝置的輸出通道應覆蓋所有實(shí)際采集通道,且輸出的信號序列間隔要求小于1ms。目前,行業(yè)上采用定時(shí)器實(shí)現的信號發(fā)生器輸出通道數量有限,使用不夠靈活,且大多是針對分辨率測試的單一功能。本文提出一種基于FPGA技術(shù)實(shí)現的測試裝置,該裝置能夠根據需求靈活部署多達200個(gè)通道的輸出,每個(gè)通道輸出的事件序列時(shí)間都能達到微秒級的步進(jìn)調節,每個(gè)通道都能進(jìn)行頻率、相位、占空比的調制輸出??蓪OE記錄時(shí)間準確性的驗證,還可對DCS的負載、容量、運行壓力、開(kāi)關(guān)電弧干擾等多方面的測試。

      關(guān)鍵詞:SOE;順序分辨率;累加器;FPGA

      Abstract: The sequence of events (SOE) function of DCS of modem is used to record the sequence of avalanche fault and alarm information, so as to find the source of fault. Generally, there are hundreds of channels in SOE acquisition equipment, and each channel can distinguish the sequence of at least 1 millisecond. When the test device is used for testing, the output channel of the test device should cover all the actual acquisition channels, and the interval of the output signal sequence should be less than 1 millisecond. At present, the number of output channels of signal generator realized by timer is limited, and the use is not flexible enough, and most of them are for single function of resolution test. In order to solve the problem, a signal generator based on FPGA technology is proposed, which can flexibly deploy up to 200 channels of output according to the demand. The event sequence time of each channel can reach the microsecond level step adjustment, and each channel can carry out the modulation output of frequency, phase and duty cycle. It can verify the accuracy of SOE recording time, and can also test the load, capacity, operating pressure and switching arc interference of DCS.

      Key words: SOE; Sequential resolution; Accumulator; FPGA

      在線(xiàn)預覽:電力DCS系統的SOE功能測試裝置設計和實(shí)現

      摘自《自動(dòng)化博覽》2021年3月刊

      熱點(diǎn)新聞

      推薦產(chǎn)品

      x
      • 在線(xiàn)反饋
      1.我有以下需求:



      2.詳細的需求:
      姓名:
      單位:
      電話(huà):
      郵件:
      欧美精品欧美人与动人物牲交_日韩乱码人妻无码中文_国产私拍大尺度在线视频_亚洲男人综合久久综合天

    2. <blockquote id="fficu"><optgroup id="fficu"></optgroup></blockquote>

      <table id="fficu"></table>

      <sup id="fficu"></sup>
      <output id="fficu"></output>